跳过主要内容

74LS73 Dual JK触发器

74LS73是一种双线性JK触发器IC,它包含两个独立的J-K触发器,具有独立的J-K、时钟和直接清晰输入。74LS73是一个正脉冲触发触发器。

JK Flip Flop Pin说明:

密码

销的名字

描述

4

Vcc

通常为IC提供5V电源

13

地面

连接到系统的地面

JK Flip Flop - 1 / JK Flip Flop - 2

1,5

Clock-1 /闹钟2

这些引脚必须为触发器提供时钟脉冲

2,6

Clear-1 /解除2

通过清除触发器的内存来复位触发器

3、12

k - 1 / K-2

触发器的输入管脚

16日,7

j - 1 / j2

触发器的另一个输入引脚

15、10

Q-1(bar) / Q-2 (bar)

Flip Flop的反向输出引脚

14日11

q1和q2

触发器的输出管脚

74年的特点ls73:

  • 双JK触发器封装IC
  • 工作电压:5 v
  • 高电平输入电压:2v
  • 低电平输入电压:0.8 V
  • 工作温度范围= -55至125°C
  • 可提供14引脚PDIP, GDIP, PDSO封装

注意:完整的技术细节可在74年ls73数据表请在这一页的末尾给出答案。

相当于74年ls73:MC74HC73A

选择JK触发器:74 ls76 74 ls107 4027 b

在哪里使用74LS73

74LS73是一种双直列式JK触发器这意味着它里面有两个JK触发器,每个都可以根据我们的应用单独使用。J-K输入载入到主机,而时钟是高和转移到从机在高到低过渡。该IC可用于锁存应用程序或可作为一个小型可编程存储器为您的项目。

如何使用74LS73

如前所述74LS73有两个负边触发JK触发器,IC是由+5V供电。下面的电路显示了一个典型的样品连接JK触发器的工作

74LS73双JK触发器电路图

J和K引脚是输入引脚触发器Q和Q杆引脚是输出引脚。输入引脚通过1k电阻向下拉到接地,这样我们可以避免引脚处于浮动状态。当按钮没有按下时,引脚将保持接地,当按钮被按下时,引脚将保持供电电压。

复位按钮应该通过1K拉起电阻器当接地时将重置触发器.JK触发器的时钟信号负责改变输出的状态。触发器只会在时钟信号上升沿期间改变其输出。这里的时钟信号只是按钮但可以是一种像脉宽调制信号.触发器的输出状态可以由下面的真值表确定。

通常在正常操作的集成电路复位销将高和已知的时钟脉冲频率将提供时钟针,然后J和K的值将根据输入信号不同,各自的输出将获得Q和Q栏上的别针。

应用74 ls73:

•移位寄存器

•内存/控制寄存器

•eepm电路

•自锁装置

74LS73的2D型号:

4LS73 Dual JK触发器2D模型

相关的职位



加入20 k +用户

我们永远不会给你发垃圾邮件。

指示要求

成为我们不断发展的社区的一部分。